Организация ЭВМ и систем

         

Современные и перспективные структуры


подсистем ввода-вывода                           '

Учитывая дальнейший рост производительности микропроцессоров, а также недостатки и ограничения топологии "общая шина", осенью 1998 г. корпорация Intel обнародовала принципиально иную архитектуру, которую скромно адресовала следующему поколению подсистем ввода-вывода — Next Generation I/O (NGVO). Собственно, это было ответом на спецификацию PCI-X.

Основными чертами новой архитектуры являются последовательный обмен данными, канальная технология ввода-вывода и матричная топология. Таким образом, в интеловской архитектуре компьютеров появляются каналы ввода-вывода, которые были на время забыты (хотя до сих пор используются в мэйнфреймах). Базовый микропроцессор не будет сам заниматься рутинной работой по обмену данными с ПУ, а станет только инициировать прием или передачу, давая соответствующие указания процессору (контроллеру) канала. Немаловажно и то, что ПУ будут иметь доступ к ОП исключительно через контроллер канала.

Топология матричной коммутации, заложенная в NGI/0, позволяет взаимодействовать всем устройствам, входящим в матрицу, по принципу "каждый с каждым". Ее задачей является распределение данных по каналам. Ключи матрицы временно образуют коммутационный канал между компью­тером и ПУ, организуя обмен "точка-точка".

Благодаря этой технологии исключается проблема арбитража и кон­фликтов, "горячая" замена устройств становится действительно автоматиче­ской, существенно облегчается конфигурирование контроллеров (причем общая производительность не ухудшается из-за неправильного конфигури­рования одного из них), расстояние между периферийным контроллером и контроллером памяти может быть увеличено до 30 м. Стоит также отметить, что трудностей с расширением при использовании этой топологии практиче­ски не существует. По некоторым данным с помощью NGI/0 к системе (сер­веру) можно подключить до 64 тыс. устройств.

В качестве интерфейса контроллера памяти сервера (рис. 5.4) служит главный канальный адаптер НСА (Host Channel Adapter).
Он содержит про­цессор прямого доступа к памяти (DMA). Для связи между матрицей комму­тации и контроллерами ввода-вывода ПУ предназначены объектные каналь­ные адаптеры ТСА (Target Channel Adapter). Канальный адаптер может под­ключаться к другому адаптеру или ключу. Эти ключи и образуют матрицу коммутации.

Скорость передачи для одного канала NGI/0 оценивается на уровне 1,25 - 2,5 Гбит/с, однако при увеличении числа каналов до четырех она соот­ветственно возрастет до 10 Гбит/с.

Сразу после объявления NGI/0 по инициативе корпорации IBM был создан альянс для разработки открытого стандарта на архитектуру под назва­нием Future I/O. Уже известно, что для данной архитектуры, как и для NGI/0 планируется использовать матричную топологию, позволяющую получить соединение типа "точка-точка". Правда в отличие от NGI/0 в спецификации Future I/O допускается применение PCI-адаптеров. Сделано это для того, что­бы продлить жизнь своему детищу - PCI-X. Максимальная производитель­ность одного соединения может достигать 2 Гб/с по медному кабелю на рас­стоянии 5 - 10 м, а по оптоволоконному - до 300 м.

В начале 2000 г. спецификация должна быть утверждена, а первые ре­зультаты применения новой технологии могут быть получены не ранее 2001 г.



Рнс.5.4. Архитектура подсистемы ввода-вывода NGI/0


Содержание раздела